Flip-flop JK duplo com reset, gatilho de borda negativa 74HC107N,652
electronics ic chip
,integrated circuit components
CARACTERÍSTICAS
• Capacidade de saída: padrão
• EUCCcategoria: flip-flop
DESCRIÇÃO GERAL
O 74HC/HCT107 são dispositivos Si-gate CMOS de alta velocidade
e são compatíveis com pinos Schottky TTL de baixa potência
(LSTTL).Eles são especificados em conformidade com JEDEC
nº padrão7A.
O 74HC/HCT107 são acionados por borda negativa dupla
Flip-flops do tipo JK apresentando J, K, clock (nCP) e
entradas de reset (nR);também saídas Q e Q complementares.
As entradas J e K devem estar estáveis um tempo de configuração antes de
a transição de clock HIGH-to-LOW para previsíveis
Operação.
O reset (nR) é uma entrada BAIXA ativa assíncrona.
Quando em nível BAIXO, sobrepõe o clock e as entradas de dados, forçando
a saída Q BAIXA e a saída Q ALTA.
A ação Schmitt-trigger na entrada do relógio torna o circuito
altamente tolerante a tempos de subida e descida de clock mais lentos.
DADOS DE REFERÊNCIA RÁPIDA
GND = 0 V;Tamb= 25°C;tr= tf= 6ns
SÍMBOLO | PARÂMETRO | CONDIÇÕES | TÍPICA | UNIDADE | |
CH | CHT | ||||
tPHL/ tPLH |
atraso de propagação nCP para nQ nCP para nQ nR a nQ, nQ |
Ceu= 15 pF; VCC= 5 V |
16 16 16 |
16 18 17 |
ns ns ns |
fmáximo | freqüência máxima do relógio | 78 | 73 | MHz | |
CEU | capacitância de entrada | 3.5 | 3.5 | pF | |
CDP | capacitância de dissipação de energia por flip-flop | notas 1 e 2 | 30 | 30 | pF |
Notas
1. CDPé usado para determinar a dissipação de energia dinâmica (PDem µW):
PD= CDP× VCC2× fi + ∑ (Ceu× VCC2× fo) onde:
feu= frequência de entrada em MHz
fo= frequência de saída em MHz
∑ (Ceu× VCC2× fo) = soma das saídas
Ceu= capacitância de carga de saída em pF
VCC= tensão de alimentação em V
2. Para HC a condição é VEU= GND a VCC
Para HCT a condição é VEU= GND a VCC− 1,5 V.
DESCRIÇÃO DO PIN
Nº PIN | SÍMBOLO | NOME E FUNÇÃO |
1, 8, 4, 11 2, 6 3, 5 7 12, 9 13, 10 14 |
1J, 2J, 1K, 2K 1T, 2T 1T, 2T GND 1PC, 2CP 1R, 2R VCC |
entradas síncronas;flip-flops 1 e 2 saídas de flip-flop complementares saídas flip-flop verdadeiras terra (0 V) entrada de clock (ALTO para BAIXO, acionado por borda) entradas de reinicialização assíncronas (BAIXO ativo) tensão de alimentação positiva |

MC68EN360EM33L IC de memória flash NOVO E ORIGINAL

Circuito integrado de circuito integrado de circuito integrado de circuito integrado 74LVC04AD

74LVC2G66GD,125 NOVO E ORIGINAL

74LVC2G66GD,125 NOVO E ORIGINAL

74LVC2G66GD132 NOVO E ORIGINAL

74LVT14PW,118 NOVO E ORIGINAL

Bocado CAD DAC Clock Timing IC Chip Real Time de PCF8563T/F4,118 SOP8 8

PCA9513AD,118 Diodo de chip NOVO E ORIGINAL

74AHCT373PW,112 Diodo de chip NOVO E ORIGINAL

74HC259N,652 Diodo de chip NOVO E ORIGINAL
Imagem | parte # | Descrição | |
---|---|---|---|
![]() |
MC68EN360EM33L IC de memória flash NOVO E ORIGINAL |
CPU32+ Microprocessor IC M683xx 1 Core, 32-Bit 33MHz 240-FQFP (32x32)
|
|
![]() |
Circuito integrado de circuito integrado de circuito integrado de circuito integrado 74LVC04AD |
Inverter IC 6 Channel 14-SO
|
|
![]() |
74LVC2G66GD,125 NOVO E ORIGINAL |
2 Circuit IC Switch 1:1 10Ohm 8-XSON (2x3)
|
|
![]() |
74LVC2G66GD,125 NOVO E ORIGINAL |
2 Circuit IC Switch 1:1 10Ohm 8-XSON (2x3)
|
|
![]() |
74LVC2G66GD132 NOVO E ORIGINAL |
Circuit IC Switch
|
|
![]() |
74LVT14PW,118 NOVO E ORIGINAL |
Inverter IC 6 Channel Schmitt Trigger 14-TSSOP
|
|
![]() |
Bocado CAD DAC Clock Timing IC Chip Real Time de PCF8563T/F4,118 SOP8 8 |
Real Time Clock (RTC) IC Clock/Calendar I²C, 2-Wire Serial 8-SOIC (0.154", 3.90mm Width)
|
|
![]() |
PCA9513AD,118 Diodo de chip NOVO E ORIGINAL |
Buffer, Accelerator 1 Channel 400kHz 8-SO
|
|
![]() |
74AHCT373PW,112 Diodo de chip NOVO E ORIGINAL |
D-Type Transparent Latch 1 Channel 8:8 IC Tri-State 20-TSSOP
|
|
![]() |
74HC259N,652 Diodo de chip NOVO E ORIGINAL |
D-Type, Addressable 1 Channel 1:8 IC Standard 16-DIP
|