Enviar mensagem
Casa > produtos > microplaquetas eletrônicas do CI > 50 Hz a 3,8 GHz 65 dB TruPwr? Detector de chip de circuito integrado AD8362ARUZ

50 Hz a 3,8 GHz 65 dB TruPwr? Detector de chip de circuito integrado AD8362ARUZ

fabricante:
ANALOG DEVICES
Descrição:
Detector IC celular, G/M do RF, CDMA, TDMA, 50Hz TETRA ~ 3.8GHz -52dBm ~ 8dBm ±0.5dB 16-TSSOP (0,173
Categoria:
microplaquetas eletrônicas do CI
Preço:
negotiation
Método do pagamento:
T/T, Western Union, Paypal
Especificações
feature1:
Medida/sistema de controlo inteiramente calibrados completos
Conversão rms-à-C.C. exata:
50 hertz a 3,8 gigahertz
Alcance dinâmico entrado de DB >65:
dBm −52 ao dBm +8 em 50 Ω
Forma de onda e independente da modulação:
como GSM/CDMA/TDMA
saída de Linear-em-decibéis:
escalado 50 mV/dB
Feature6:
Erro da conformidade da lei de 0,5 DB
Destaque:

integrated circuit ic

,

integrated circuit components

Introdução

CARACTERÍSTICAS

 

Sistema completo de medição/controle totalmente calibrado

Conversão precisa de rms para dc de 50 Hz a 3,8 GHz

Faixa dinâmica de entrada de > 65 dB: −52 dBm a +8 dBm em 50 ΩDIAGRAMA DE BLOCOS FUNCIONAL

Independente de forma de onda e modulação, como

GSM/CDMA/TDMA

Saída linear em decibéis, dimensionada para 50 mV/dB

Erro de conformidade com a lei de 0,5 dB

Todas as funções de temperatura e fornecimento estável

Opera de 4,5 V a 5,5 V a 24 mA

Capacidade de desligamento para 1,3 mW

 

 

FORMULÁRIOS

 

Loops de controle/linearização do amplificador de potência

Controles de energia do transmissor

Indicação de força do sinal do transmissor (TSSI)

Instrumentação de RF

 

 

DESCRIÇÃO GERAL

 

O AD8362 é um verdadeiro detector de energia com resposta rms que possui

uma faixa de medição de 65 dB.Destina-se ao uso em uma variedade de

sistemas de comunicação de alta frequência e em instrumentação

exigindo uma resposta precisa à potência do sinal.É fácil de usar,

requerendo apenas uma única fonte de 5 V e alguns capacitores.Pode

operam de frequências arbitrariamente baixas a mais de 3,8 GHz e

pode aceitar entradas que tenham valores rms de 1 mV a pelo menos

1 V rms, com grandes fatores de crista, superando os requisitos

para medição precisa de sinais CDMA.

 

O sinal de entrada é aplicado a um atenuador de escada resistivo que

compreende o estágio de entrada de um amplificador de ganho variável (VGA).

Os 12 pontos de toque são suavemente interpolados usando um

técnica para fornecer um atenuador continuamente variável, que

é controlado por uma tensão aplicada ao pino VSET.O resultado

sinal é aplicado a um amplificador de banda larga de alto desempenho.Isso é

a saída é medida por uma célula precisa do detector de lei quadrática.O

a saída flutuante é então filtrada e comparada com a saída

de um quadrado idêntico, cuja entrada é uma tensão CC fixa aplicada

ao pino VTGT, geralmente a referência precisa de 1,25 V pro-

fornecido no pino VREF.

 

A diferença nas saídas dessas células quadradas é integrada

em um amplificador de erro de alto ganho, gerando uma tensão no VOUT

pin com capacidades rail-to-rail.Em um modo de controlador, este baixo

a saída de ruído pode ser usada para variar o ganho de RF de um sistema host

amplificador, equilibrando assim o ponto de ajuste contra a potência de entrada.

Opcionalmente, a tensão em VSET pode ser uma réplica do sinal de RF

modulação de amplitude, caso em que o efeito geral é

remova o componente de modulação antes da detecção e baixa

passar filtragem.A frequência de canto do filtro de média pode

ser reduzido sem limite pela adição de um capacitor externo no

pino CLPF.O AD8362 pode ser usado para determinar a verdadeira potência

de um sinal de alta frequência com uma baixa frequência complexa

envelope de modulação, ou simplesmente como uma tensão rms de baixa frequência

metro.O canto passa-alta gerado por seu offset-nulling

loop pode ser reduzido por um capacitor adicionado no pino CHPF.

 

Usado como um dispositivo de medição de potência, o VOUT é amarrado a

VSET.A saída é então proporcional ao logaritmo do

valor rms da entrada.Em outras palavras, a leitura é apresentada

diretamente em decibéis e é convenientemente dimensionado em 1 V por década,

ou 50 mV/dB;outras encostas são facilmente arranjadas.No controlador

modos, a tensão aplicada ao VSET determina o nível de potência

necessário na entrada para anular o desvio do ponto de ajuste.

O buffer de saída pode fornecer altas correntes de carga.

 

O AD8362 tem consumo de energia de 1,3 mW quando alimentado

para baixo por uma lógica alta aplicada ao pino PWDN.Ele liga

dentro de cerca de 20 μs para sua corrente operacional nominal de 20 mA em

25°C.O AD8362 é fornecido em um TSSOP de 16 derivações para operação

na faixa de temperatura de -40°C a +85°C.

Envie o RFQ
Conservado em estoque:
MOQ:
5pcs