Enviar mensagem
Casa > produtos > Microplaqueta de IC da memória Flash > REGISTRO de DESLOCAMENTO de 8 bits da LÓGICA do PODER da microplaqueta do circuito integrado de TPIC6595N

REGISTRO de DESLOCAMENTO de 8 bits da LÓGICA do PODER da microplaqueta do circuito integrado de TPIC6595N

Categoria:
Microplaqueta de IC da memória Flash
Preço:
Negotiate
Método do pagamento:
T/T, Western Union, Paypal
Especificações
Tensão de fonte da lógica, VCC (veja não notam NENHUMA ETIQUETA):
7 V
Escala de tensão de entrada da lógica, VI:
– 0,3 V a 7 V
Tensão da dreno-à-fonte do poder DMOS, VDS (veja a nota NENHUMA ETIQUETA):
45 V
Corrente de ânodo contínua do diodo do fonte-dreno:
1 A
Corrente de ânodo pulsada do diodo do fonte-dreno:
2 A
Destaque:

chip in electronics

,

small scale integrated circuits

Introdução

REGISTRO de DESLOCAMENTO de 8 bits da LÓGICA do PODER


Baixo Ω 1,3 do RDS (sobre)…

►Energia típica… 75 mJ da avalancha

►Oito saídas do transistor do poder DMOS de 250-mA

►Corrente contínua

►1.5-A pulsou atual por

►Tensão da braçadeira da saída da saída em 45 V

►Os dispositivos são Cascadable

►Consumo da baixa potência

descrição

O TPIC6595 é um registro de deslocamento de 8 bits do poder monolítico, de alta tensão, highcurrent projetado para o uso nos sistemas que exigem o poder relativamente alto da carga. O dispositivo contém uma braçadeira de tensão incorporado nas saídas para a proteção transiente indutiva. As aplicações do motorista do poder incluem relés, solenoides, e outras cargas meio-atuais ou de alta tensão.

Este dispositivo contém um de 8 bits de série-em, o registro de deslocamento paralelo-para fora que alimenta um D-tipo de 8 bits registro de armazenamento. Transferências de dados através do deslocamento e dos registros de armazenamento na borda de aumentação do pulso de disparo do deslocamento-registro (SRCK) e do pulso de disparo do registro (RCK) respectivamente. Os dados de transferências do registro de armazenamento ao amortecedor de saída quando o shiftregister cancela (SRCLR) são altos. Quando SRCLR é baixo, o registro de deslocamento da entrada está cancelado. Quando a saída permite (g) é guardada alto, todos os dados nos amortecedores de saída estão guardados baixo e todas as saídas do dreno estão. Quando G é guardado baixo, os dados do registro de armazenamento são transparentes aos amortecedores de saída. A saída de série (SAÍDA de SER) permite conectando dos dados do registro de deslocamento aos dispositivos adicionais.

As saídas são de 45 V e do dissipador 250-mA contínuo capacidade atual do baixo-lado, dos transistor do aberto-dreno DMOS com avaliações da saída. Quando os dados nos amortecedores de saída são baixos, as saídas do DMOS-transistor estão. Quando os dados são altos, as saídas do DMOS-transistor têm a capacidade atual do dissipador

Os pinos separados da terra do nível do poder e da lógica são fornecidos para facilitar a flexibilidade de sistema máxima. Os pinos 1, 10, 11, e 20 são conectados internamente, e cada pino devem externamente ser conectados à terra do sistema de energia a fim minimizar a indutância parasítica. Uma conexão do único-ponto entre o pino 19, a terra da lógica (LGND), e os pinos 1, 10, 11, e 20, terras do poder (PGND), deve externamente ser feita de um modo que reduz a interferência entre a lógica e os circuitos da carga.

O TPIC6595 é caracterizado para a operação sobre a variação da temperatura de funcionamento do caso – de 40°C a 125°C

diagrama esquemático das entradas e das saídas

Envie o RFQ
Conservado em estoque:
MOQ:
20